Bài giảng Kiến trúc Máy tính và hệ điều hành - Chương 3: Hệ thống nhớ - Nguyễn Thị Ngọc Vinh
Bạn đang xem 20 trang mẫu của tài liệu "Bài giảng Kiến trúc Máy tính và hệ điều hành - Chương 3: Hệ thống nhớ - Nguyễn Thị Ngọc Vinh", để tải tài liệu gốc về máy bạn click vào nút DOWNLOAD ở trên
Tài liệu đính kèm:
- bai_giang_kien_truc_may_tinh_va_he_dieu_hanh_chuong_3_he_tho.pdf
Nội dung text: Bài giảng Kiến trúc Máy tính và hệ điều hành - Chương 3: Hệ thống nhớ - Nguyễn Thị Ngọc Vinh
- 6/25/2014 HỌC VIỆN CÔNG NGHỆ BƯU CHÍNH VIỄN THÔNG BÀI GIẢNG MÔN KIẾN TRÚC MÁY TÍNH VÀ HỆ ĐIỀU HÀNH Giảng viên: ThS. Nguyễn Thị Ngọc Vinh Bộ môn: Khoa học máy tính- Khoa CNTT1 Email: ntngocvinh@yahoo.com CHƯƠNG 3: HỆ THỐNG NHỚ GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 2 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 1
- 6/25/2014 CHƯƠNG 3: NỘI DUNG CHÍNH 1. Cấu trúc phân cấp bộ nhớ máy tính 2. Phân loại bộ nhớ máy tính 3. Bộ nhớ ROM 4. Bộ nhớ RAM 5. Bộ nhớ cache 6. Bộ nhớ ngoài GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 3 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 1. MÔ HÌNH PHÂN CẤP HỆ THỐNG BỘ NHỚ GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 4 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 2
- 6/25/2014 CÁC THAM SỐ PHÂN CẤP BỘ NHỚ GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 5 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 CÁC THÀNH PHẦN PHÂN CẤP BỘ NHỚ Thanh ghi của CPU: . Kích thước rất nhỏ (vài chục byte tới vài KB) . Tốc độ rất nhanh, thời gian truy cập khoảng 0.25 ns . Giá thành đắt . Lưu trữ tạm thời dữ liệu đầu vào và ra cho các lệnh Cache: . Kích thước nhỏ (64KB tới 16MB) . Tốc độ nhanh, thời gian truy cập khoảng 1 – 5ns . Giá thành đắt . Lưu trữ lệnh và dữ liệu cho CPU . Còn được gọi là “bộ nhớ thông minh” (smart memory) GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 6 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 3
- 6/25/2014 CÁC THÀNH PHẦN PHÂN CẤP BỘ NHỚ Bộ nhớ chính: . Kích thước lớn, dung lượng từ 256MB tới 4GB cho các hệ 32bits . Tốc độ chậm, thời gian truy cập từ 50 – 70ns . Lưu trữ lệnh và dữ liệu cho hệ thống và người dùng . Giá thành rẻ Bộ nhớ phụ: . Kích thước rất lớn, dung lượng từ 20GB tới 1000GB . Tốc độ rất chậm, thời gian truy cập khoảng 5ms . Lưu trữ lượng dữ liệu lớn dưới dạng file trong thời gian lâu dài . Giá thành rất rẻ GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 7 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 VAI TRÒ CỦA MÔ HÌNH PHÂN CẤP Nâng cao hiệu năng hệ thống: . Dung hòa được CPU có tốc độ cao với bộ nhớ chính và bộ nhớ phụ có tốc độ thấp . Thời gian truy cập dữ liệu trung bình của CPU từ hệ thống bộ nhớ gần bằng thời gian truy cập cache Giảm giá thành sản xuất: . Các thành phần đắt tiền sẽ được sử dụng với dung lượng nhỏ hơn . Các thành phần rẻ hơn được sử dụng với dung lượng lớn hơn => Tổng giá thành của hệ thống nhớ theo mô hình phân cấp sẽ rẻ hơn so với hệ thống nhớ không phân cấp cùng tốc độ GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 8 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 4
- 6/25/2014 2. PHÂN LOẠI BỘ NHỚ Dựa vào kiểu truy cập: . Bộ nhớ truy cập ngẫu nhiên (RAM: Random Access Memory) . Bộ nhớ truy cập tuần tự (SAM: Serial Access Memory) . Bộ nhớ chỉ đọc (ROM: Read Only Memory) Dựa vào khả năng chịu đựng/ lưu giữ thông tin: . Bộ nhớ không ổn định (volatile memory): thông tin lưu trữ bị mất khi tắt nguồn . Bộ nhớ ổn định: thông tin lưu trữ được giữ lại khi tắt nguồn Dựa vào công nghệ chế tạo: . Bộ nhớ bán dẫn: ROM, RAM . Bộ nhớ từ: HDD, FDD, tape . Bộ nhớ quang: CD, DVD GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 9 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 TỔ CHỨC MẠCH NHỚ GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 10 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 5
- 6/25/2014 TỔ CHỨC CỦA THIẾT BỊ NHỚ Address lines: . Các đường địa chỉ nối tới bus A, . Truyền tín hiệu địa chỉ từ CPU tới mạch nhớ Address decoder: . Bộ giải mã địa chỉ . Sử dụng địa chỉ để chọn ra và kích hoạt ô nhớ/dòng nhớ cần truy nhập Data lines: . Các đường dữ liệu kết nối với bus D . Truyền dữ liệu từ bộ nhớ về CPU và ngược lại GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 11 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 TỔ CHỨC CỦA THIẾT BỊ NHỚ Chip select CS: . Chân tín hiệu chọn chip . Chip nhớ được kích hoạt khi CS=0. Thông thường CPU chỉ làm việc với 1 chip nhớ tại 1 thời điểm Write enable WE: . Chân tín hiệu cho phép ghi . Cho phép ghi vào đường nhớ khi WE =0 Read enable RE: . Chân tín hiệu cho phép đọc . Cho phép đọc dữ liệu từ đường nhớ khi RE =0 GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH 12 www.ptit.edu.vn Trang 12 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 6
- 6/25/2014 3. BỘ NHỚ ROM ROM (Read Only Memory): là bộ nhớ chỉ đọc . Ghi thông tin vào ROM bằng cách sử dụng các thiết bị hoặc phương pháp đặc biệt ROM là bộ nhớ ổn định: tất cả thông tin vẫn được duy trì khi mất nguồn nuôi Là bộ nhớ bán dẫn: mỗi ô nhớ là một cổng bán dẫn Thường dùng để lưu trữ thông tin hệ thống: thông tin phần cứng và BIOS GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 13 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 CÁC LOẠI ROM ROM nguyên thủy (Ordinary ROM): . ROM các thế hệ đầu tiên . Sử dụng tia cực tím để ghi thông tin PROM (Programmable ROM) . ROM có thể lập trình . Thông tin có thể được ghi vào PROM nhờ thiết bị đặc biệt gọi là bộ lập trình PROM EPROM (Erasable programmable read-only memory) . Là ROM có thể lập trình và xóa được . Thông tin trong EPROM có thể xóa bằng cách chiếu các tia cực tím có cường độ cao EEPROM: là EPROM nhưng nội dung có thể xóa bằng điện GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 14 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 7
- 6/25/2014 CÁC LOẠI ROM EEPROM (Electrically Erasable PROM : . Là PROM có thể xóa được thông tin bằng điện . Có thể ghi được thông tin sử dụng phần mềm chuyên dụng Flash memory . Là một dạng EEPROM nhưng có tốc độ đọc và ghi thông tin nhanh hơn . Bộ nhớ flash chỉ có thể đọc/ ghi thông tin theo khối GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH 15 www.ptit.edu.vn Trang 15 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 4. BỘ NHỚ RAM RAM (Random Access Memory) là bộ nhớ truy cập ngẫu nhiên . Mỗi ô nhớ có thể được truy cập một cách ngẫu nhiên không theo trật tự nào . Tốc độ truy cập các ô nhớ là tương đương Là bộ nhớ không ổn định (dễ bay hơi): mọi thông tin lưu trữ sẽ bị mất khi tắt nguồn Là bộ nhớ bán dẫn. Mỗi ô nhớ là một cổng bán dẫn Sử dụng để lưu trữ thông tin hệ thống và của người dùng . Thông tin hệ thống: thông tin phần cứng & hệ điều hành . Thông tin người dùng: mã lệnh và dữ liệu các chương trình ứng dụng GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 16 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 8
- 6/25/2014 CÁC LOẠI RAM RAM tĩnh (SRAM): . Mỗi bit của SRAM là một mạch lật flip-flop . Thông tin lưu trong các bit SRAM luôn ổn định, không cần phải làm tươi định kỳ . SRAM nhanh nhưng đắt hơn DRAM RAM động (DRAM): . Mỗi bit của DRAM dựa trên tụ điện . Thông tin lưu trong bit DRAM không được ổn định, và phải được làm tươi định kỳ . DRAM chậm hơn SRAM nhưng rẻ hơn GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 17 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 CẤU TẠO SRAM C C B B E E Một mạch lật đơn giản Một ô nhớ SRAM loại 6T GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 18 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 9
- 6/25/2014 CÁC ĐẶC ĐIỂM CỦA SRAM SRAM sử dụng mạch lật trigơ lưỡng ổn (bistable latching circuit) để lưu 1 bit thông tin Mỗi mạch lật lưu 1 bit thường sử dụng 6, 8, 10 transistor (gọi là mạch 6T, 8T, 10T) SRAM thường có tốc độ truy cập nhanh vì: . Các bit có cấu trúc đối xứng . Các mạch nhớ SRAM chấp nhận tất cả các chân địa chỉ tại một thời điểm (không dồn kênh) SRAM đắt vì: . Nó sử dụng nhiều transistor cho một bit hơn DRAM . Vì cấu trúc bên trong phức tạp hơn, mật độ của SRAM thấp hơn DRAM GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 19 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 CẤU TẠO DRAM Transistor Capacitor Một bit DRAM GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 20 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 10
- 6/25/2014 CÁC ĐẶC ĐIỂM CỦA DRAM Bit của DRAM dựa trên 1 tụ điện và 1 transistor. . 2 mức tích điện của tụ sẽ biểu diễn 2 mức logic: • Không tích điện: mức 0 • Tích đầy điện: mức 1 Do tụ thường tự phóng điện, điện tích trong tụ điện có xu hướng bị tổn hao . Cần nạp lại thông tin trong tụ thường xuyên để tránh mất thông tin . Việc nạp lại thông tin cho tụ là quá trình làm tươi (refresh), phải theo định kỳ GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 21 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 CÁC ĐẶC ĐIỂM CỦA DRAM Các bit nhớ của DRAM thường được sắp xếp thành ma trận: . Một tụ + một transitor -> một bit . Các bit được tập hợp thành các cột và dòng DRAM chậm hơn SRAM vì: . Cần làm tươi định kỳ . Quá trình nạp điện tụ mất thời gian . Các mạch DRAM thường dùng kỹ thuật dồn kênh (địa chỉ cột/ hàng) để tiết kiệm đường địa chỉ DRAM rẻ hơn SRAM vì: . Cấu trúc đơn giản, sử dụng ít transistor . Mật độ cấy cao hơn GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH 22 www.ptit.edu.vn Trang 22 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 11
- 6/25/2014 CÁC LOẠI DRAM SDRAM: Synchronous DRAM SDR SDRAM: (Single Data Rate SDRAM) chấp nhận 1 thao tác đọc/ ghi và chuyển 1 từ dữ liệu trong 1 chu kỳ đồng hồ; tốc độ 100MHz, 133MHz DDR SDRAM: Double Data Rate SDRAM . DDR1 SDRAM: DDR 266, 333, 400: có khả năng chuyển 2 từ dữ liệu trong 1 chu kỳ . DDR2 SDRAM: DDR2 400, 533, 800: có khả năng chuyển 4 từ dữ liệu trong 1 chu kỳ . DDR3 SDRAM: DDR3 800, 1066, 1333, 1600: có khả năng chuyển 8 từ dữ liệu trong 1 chu kỳ GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 23 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 5. BỘ NHỚ CACHE Cache là gì? Vai trò của cache Các nguyên lý cơ bản hoạt động của cache Kiến trúc cache Tổ chức cache Đọc/ ghi trong cache Các chính sách thay thế Cách thức để nâng cao hiệu năng cache GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 24 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 12
- 6/25/2014 CACHE LÀ GÌ? Cache là thành phần nhớ trong sơ đồ phân cấp bộ nhớ máy tính. . Nó hoạt động như thành phần trung gian, trung chuyển dữ liệu từ bộ nhớ chính về CPU và ngược lại Vị trí của cache: . Với các hệ thống cũ, cache thường nằm ngoài CPU . Với các CPU mới, cache thường được tích hợp vào trong CPU Main CPU Cache memory GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 25 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 CACHE LÀ GÌ? Dung lượng cache thường nhỏ: . Với các hệ thống cũ: 16K, 32K, , 128K . Với các hệ thống mới: 256K, 512K, 1MB, 2MB, Tốc độ truy nhập của cache nhanh hơn so với tốc độ bộ nhớ chính Giá thành cache (tính trên bit) thường đắt hơn so với bộ nhớ chính Với các hệ thống CPU mới, cache thường được chia thành nhiều mức: . Mức 1: 16 – 32 KB có tốc độ rất cao . Mức 2: 1 -16MB có tốc độ khá cao GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH 26 www.ptit.edu.vn Trang 26 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 13
- 6/25/2014 VAI TRÒ CỦA CACHE Nâng cao hiệu năng hệ thống: . Dung hòa giữa CPU có tốc độ cao và bộ nhớ chính tốc độ thấp (giảm số lượng truy cập trực tiếp của CPU vào bộ nhớ chính) . Thời gian trung bình CPU truy cập hệ thống bộ nhớ gần bằng thời gian truy cập cache Giảm giá thành sản xuất: . Nếu 2 hệ thống có cùng hiệu năng thì hệ thống có cache sẽ rẻ hơn . Nếu 2 hệ thống cùng giá thành, hệ thống có cache sẽ nhanh hơn GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 27 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 CÁC NGUYÊN LÝ HOẠT ĐỘNG CỦA CACHE Cache được coi là bộ nhớ thông minh: . Cache có khả năng đoán trước yêu cầu về lệnh và dữ liệu của CPU . Dữ liệu và lệnh cần thiết được chuyển trước từ bộ nhớ chính về cache -> CPU chỉ truy nhập cache -> giảm thời gian truy nhập bộ nhớ Cache hoạt động dựa trên 2 nguyên lý cơ bản: . Nguyên lý cục bộ/ lân cận về không gian (spatial locality) . Nguyên lý cục bộ/ lân cận về thời gian (temporal locality) GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 28 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 14
- 6/25/2014 CÁC NGUYÊN LÝ HOẠT ĐỘNG CỦA CACHE Cục bộ (lân cận) về không gian: . Nếu một vị trí bộ nhớ được truy cập, thì khả năng/ xác suất các vị trí gần đó được truy cập trong thời gian gần tới là cao Neighbour . Áp dụng với các mục dữ liệu và các lệnh có thứ tự cell tuần tự theo chương trình Current cell . Hầu hết các lệnh trong chương trình có thứ tự tuần Neighbour tự, do đó cache đọc một khối lệnh trong bộ nhớ, cell mà bao gồm cả các phần tử xung quanh vị trí phần tử hiện tại được truy cập GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH 29 www.ptit.edu.vn Trang 29 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 CÁC NGUYÊN LÝ CƠ BẢN CỦA CACHE Cục bộ (lân cận) về thời gian: . Nếu một vị trí bộ nhớ được truy cập, thì khả năng nó sẽ được truy cập trong thời gian gần Start of Instruction 1 tới là cao loop . Áp dụng với các mục dữ liệu và các lệnh Instruction 2 trong vòng lặp Instruction 3 . Cache đọc khối dữ liệu trong bộ nhớ bao gồm tất cả các thành phần trong vòng lặp Instruction 4 End of Instruction 5 loop GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 30 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 15
- 6/25/2014 TRAO ĐỔI DỮ LIỆU CPU đọc/ ghi từng mục dữ liệu riêng biệt từ/ vào cache Cache đọc/ ghi khối dữ liệu từ/ vào bộ nhớ CPU Cache Memory Individual Block of data items: data: 16, byte, word 32, 64 bytes GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 31 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 HỆ SỐ HIT VÀ MISS CỦA CACHE Hit là sự kiện CPU truy cập tới mục dữ liệu/ mục tin mà tìm được trong cache . Xác suất xảy ra Hit được gọi là hệ số hit H . 0<= H <= 1 . H càng cao thì cache càng tốt Miss là sự kiện CPU truy cập tới mục dữ liệu mà không tìm thấy nó trong cache . Khả năng xảy ra Miss gọi là hệ số miss hay 1-H . 0<= (1-H) <= 1 . Hệ số miss thấp thì hiệu quả cache cao GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 32 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 16
- 6/25/2014 KIẾN TRÚC CACHE – LOOK ASIDE Cache và bộ nhớ cùng được kết nối tới bus hệ thống Cache và bộ nhớ chính CPU SRAM “thấy” chu kỳ bus CPU tại cùng một thời điểm Cache controller Ưu: bus System . Thiết kế đơn giản SRAM: RAM lưu Tag RAM . Miss nhanh dữ liệu cache Nhược: Tag RAM: RAM . Hit chậm Main lưu địa chỉ bộ Memory nhớ GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 33 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 KIẾN TRÚC CACHE – LOOK THROUGH Cache nằm giữa CPU và bộ nhớ chính Cache “thấy” chu kỳ bus CPU CPU trước sau đó nó “truyền” lại cho bộ nhớ chính Cache Tag Ưu: SRAM controller RAM . Hit nhanh Nhược: . Thiết kế phức tạp Main Memory . Đắt . Miss chậm GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 34 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 17
- 6/25/2014 TỔ CHỨC CACHE Tổ chức cache giải quyết vấn đề cache và bộ nhớ chính phối hợp làm việc với nhau như thế nào GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 35 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 CÁC KỸ THUẬT TỔ CHỨC CACHE Ánh xạ trực tiếp (direct mapping): . Đơn giản, nhanh . Ánh xạ cố định Ánh xạ kết hợp đầy đủ (fully associative mapping): . Phức tạp, chậm . Ánh xạ linh hoạt Ánh xạ tập kết hợp/ theo bộ (set): (set associative mapping) . Phức tạp . Nhanh, ánh xạ linh hoạt GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 36 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 18
- 6/25/2014 ÁNH XẠ TRỰC TIẾP Cache: Được chia thành n khối hoặc dòng (block or line), từ Line0 tới Linen-1 Bộ nhớ: . Được chia thành m trang (page), từ page0 tới pagem-1 . Mỗi trang bộ nhớ có kích thước bằng cache . Mỗi trang có n lines, từ Line0 tới Linen-1 Ánh xạ: . Line0 của (page0 tới pagem-1) được ánh xạ tới Line0 của cache . Line1 của (page0 tới pagem-1) được ánh xạ tới Line1 của cache . . . Linen-1 của (page0 tới pagem-1) được ánh xạ tới Linen-1 của cache GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 37 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 ÁNH XẠ TRỰC TIẾP Page m-1 Page 1 Page 0 Line n-1 Line n-1 Line 1 Line 1 Line 0 Line 0 Memory Cache GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 38 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 19
- 6/25/2014 ĐỊA CHỈ ÁNH XẠ TRỰC TIẾP Tag Line Word Tag (bit): là địa chỉ của trang trong bộ nhớ Line (bit): là địa chỉ của line trong cache Word (bit): là địa chỉ của word trong line GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 39 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 ĐỊA CHỈ ÁNH XẠ TRỰC TIẾP Ví dụ: . Đầu vào: • Kích thước bộ nhớ: 4GB • Kích thước cache: 1KB • Kích thước line: 32 byte . Đầu ra: • Kích thước line: 32 byte = 25 -> Word = 5 bit • Kích thước cache: 1 KB = 210 -> có 210 / 25 = 25 lines -> Line = 5 bit • Tag = địa chỉ 32 bit – Line – Word = 32 – 5 – 5 = 22 bit GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 40 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 20
- 6/25/2014 ÁNH XẠ TRỰC TIẾP Ưu điểm: . Thiết kế đơn giản . Nhanh vì ánh xạ cố định: khi biết địa chỉ bộ nhớ có thể tìm nó trong cache rất nhanh Nhược điểm: . Vì ánh xạ cố định nên khả năng xảy ra xung đột cao . Tỷ lệ hit thấp GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 41 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 ÁNH XẠ KẾT HỢP ĐẦY ĐỦ Cache: Được chia thành n khối hoặc dòng (block or line), từ Line0 tới Linen-1 Bộ nhớ: . Được chia thành m khối hay dòng, từ Line0 tới Linem-1 . Kích thước mỗi dòng cache bằng kích thước một dòng bộ nhớ . Số lượng dòng trong bộ nhớ có thể lớn hơn nhiều số lương dòng của cache (m >>n) Ánh xạ: . Một dòng của bộ nhớ có thể ánh xạ tới dòng bất kì của cache . Linei của bộ nhớ có thể ánh xạ tới linej của cache GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 42 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 21
- 6/25/2014 ÁNH XẠ KẾT HỢP ĐẦY ĐỦ Line m-1 Line n-1 Line 1 Line 0 Cache Line 1 Line 0 Memory GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 43 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 ĐỊA CHỈ ÁNH XẠ KẾT HỢP ĐẦY ĐỦ Tag Word Tag (bit) là địa chỉ của line trong bộ nhớ (page =1) Word (bit) là địa chỉ của từ trong line GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 44 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 22
- 6/25/2014 ĐỊA CHỈ ÁNH XẠ KẾT HỢP ĐẦY ĐỦ Ví dụ: . Input: • Kích thước bộ nhớ = 4GB • Kích thước cache = 1KB • Kích thước line = 32 byte . Output: • Kích thước Line = 32 byte = 25 -> Word = 5 bit • Tag = 32 bit – word = 32 – 5 = 27 bit GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 45 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 ÁNH XẠ KẾT HỢP ĐẦY ĐỦ Ưu: . Ít xung đột vì ánh xạ linh hoạt . Tỉ lệ hit cao hơn Nhược: . Chậm vì phải tìm kiếm địa chỉ bộ nhớ trong cache . Phức tạp vì có thêm n bộ so sánh địa chỉ trong cache Thường sử dụng cho cache có kích thước nhỏ GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 46 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 23
- 6/25/2014 ÁNH XẠ TẬP KẾT HỢP Cache: . Được chia thành k đường (ways) có kích thước bằng nhau . Mỗi đường được chia thành n dòng (block or line), từ Line0 tới Linen-1 Bộ nhớ: . Được chia thành m trang, từ page0 tới pagem-1 . Kích thước trang page bằng kích thước way của cache . Mỗi trang có n line, từ Line0 tới Linen-1 GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 47 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 ÁNH XẠ TẬP KẾT HỢP Ánh xạ: . Page được ánh xạ tới Way (ánh xạ linh hoạt): • Một page bộ nhớ có thể được ánh xạ tới way bất kì của cache . Line của page ánh xạ tới line của way (ánh xạ cố định): • Line0 của pagei được ánh xạ tới Line0 của wayj; • Line1 của pagei được ánh xạ tới Line1 của wayj; • • Linen-1 của pagei được ánh xạ tới Linen-1 của wayj; GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 48 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 24
- 6/25/2014 ÁNH XẠ TẬP KẾT HỢP Page m-1 Page 1 Way 0 Way 1 Page 0 Line n-1 Line n-1 Line n-1 Line 1 Line 1 Line 1 Line 0 Line 0 Line 0 Memory Cache GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 49 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 ĐỊA CHỈ ÁNH XẠ TẬP KẾT HỢP Tag Set Word Tag (bit): là địa chỉ của trang trong bộ nhớ Set (bit): là địa chỉ của line trong way của cache Word (bit): là địa chỉ của word trong line GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 50 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 25
- 6/25/2014 ĐỊA CHỈ ÁNH XẠ TẬP KẾT HỢP Ví dụ: . Input: • Kích thước bộ nhớ: 4GB • Kích thước cache: 1KB, 2 ways • Kích thước Line: 32 byte . Output: • Line size =32 byte = 25 Word = 5 bit • Cache size = 1KB = 210 có 210 / 25 / 2 = 24 lines trong 1 way Set = 4 bit • Tag = 32bit địa chỉ – Set – Word = 32 – 4 – 5 = 23 bit. GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 51 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 ÁNH XẠ TẬP KẾT HỢP Ưu: . Nhanh vì ánh xạ trực tiếp được sử dụng cho ánh xạ dòng . Ít xung đột vì ánh xạ từ trang nhớ tới đường của cache là linh hoạt . Tỷ lệ tìm thấy (hit) cao Nhược: . Thiết kế và điều khiển phức tạp vì cache được chia thành các way GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 52 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 26
- 6/25/2014 ĐỌC/ GHI THÔNG TIN TRONG CACHE Thao tác đọc: . Trường hợp tìm thấy (hit case): mục dữ liệu yêu cầu tìm thấy trong cache • Mục dữ liệu được đọc từ cache vào CPU • Bộ nhớ chính không tham gia . Trường hợp không tìm thấy (miss case): • Mục dữ liệu được đọc từ bộ nhớ vào cache • Sau đó dữ liệu được chuyển từ cache vào CPU Miss penalty: thời gian truy cập mục dữ liệu bằng tổng thời gian truy cập cache và bộ nhớ chính GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 53 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 ĐỌC/ GHI THÔNG TIN TRONG CACHE Thao tác ghi: . Trường hợp tìm thấy (hit case): • Write through (ghi thẳng): mục dữ liệu được ghi vào cache và ghi vào bộ nhớ đồng thời • Write back (ghi trễ): mục dữ liệu trước tiên được ghi vào cache và cả dòng (block) chứa nó ở trong cache sẽ được ghi lại vào bộ nhớ sau đó, khi mà dòng đó bị thay thế . Trường hợp không tìm thấy (miss case): • Write allocate (ghi có đọc lại): mục dữ liệu trước hết được ghi vào bộ nhớ sau đó cả dòng chứa nó sẽ được đọc vào cache • Write non-allocate (ghi không đọc lại): mục dữ liệu chỉ được ghi vào bộ nhớ GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 54 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 27
- 6/25/2014 CÁC CHÍNH SÁCH THAY THẾ DÒNG CACHE Tại sao phải thay thế dòng cache? . Ánh xạ dòng (bộ nhớ) -> dòng (cache) thường là ánh xạ nhiều -> một . Nhiều dòng bộ nhớ chia sẻ một dòng cache -> các dòng bộ nhớ được nạp vào cache sử dụng một thời gian và được thay thế bởi dòng khác theo yêu cầu thông tin phục vụ CPU Chính sách thay thế (replacement policies): xác định cách thức lựa chọn các dòng trong cache để thay thế khi có dòng mới từ bộ nhớ cần chuyển vào 3 chiến lược chính: . Thay thế ngẫu nhiên (random replacement) . Vào trước ra trước FIFO (First In First Out) . Thay thế các dòng ít được sử dụng gần đây nhất LRU (Least Recently Used) GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 55 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 CÁC CHÍNH SÁCH THAY THẾ DÒNG CACHE Thay thế ngẫu nhiên: . Các dòng trong cache được chọn ngẫu nhiên để thay . Đơn giản . Tỷ lệ miss cao vì phương pháp này không xét tới dòng cache nào đang thực sự được sử dụng • Nếu một dòng cache đang được sử dụng mà bị thay thế thì sự kiện miss xảy ra và cần phải đọc lại vào cache GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 56 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 28
- 6/25/2014 CÁC CHÍNH SÁCH THAY THẾ DÒNG CACHE Thay thế kiểu vào trước ra trước FIFO . Dựa trên nguyên lý FIFO . Các dòng cache được đọc vào cache trước sẽ được chọn để thay trước . Tỷ lệ miss thấp hơn so với phương pháp ngẫu nhiên . Tỷ lệ miss vẫn cao vì phương pháp này vẫn chưa thực sự xem xét tới block nào đang thực sự được sử dụng • Một dòng cache “cũ” có thể vẫn đang được sử dụng . Cài đặt phức tạp vì cần thêm mạch để giám sát thứ tự nạp các dòng bộ nhớ vào cache GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 57 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 CÁC CHÍNH SÁCH THAY THẾ DÒNG CACHE Thay thế các dòng ít được sử dụng gần đây nhất LRU . Các dòng cache ít được sử dụng nhất trong thời gian gần đây sẽ được chọn để thay . Xét tới các dòng đang được sử dụng . Tỷ lệ miss thấp nhất so với phương pháp ngẫu nhiên và FIFO . Cài đặt phức tạp vì cần thêm mạch để giám sát tần suất sử dụng các dòng cache GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 58 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 29
- 6/25/2014 HIỆU NĂNG CACHE Thời gian truy cập trung bình của hệ thống nhớ có cache: taccess = (Hit cost) + (miss rate) * (miss penalty) taccess = tcache + (1 - H) * (tmemory) Trong đó H là hệ số hit Nếu tcache = 5ns, tmemory = 60ns và H=80%, ta có: taccess = 5 + (1 – 0.8) * (60) = 5+12 = 17ns Nếu tcache = 5ns, tmemory = 60ns và H=95%, ta có: taccess = 5 + (1 – 0.95) * (60) = 5+3 = 8ns GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 59 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 CÁC YẾU TỐ ẢNH HƯỞNG TỚI HIỆU NĂNG Kích thước cache Phân chia cache: một cache cho dữ liệu, một cache cho lệnh Tạo nhiều mức cache GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 60 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 30
- 6/25/2014 KÍCH THƯỚC CACHE Số liệu thống kê cho thấy: . Kích thước cache không ảnh hưởng nhiều đến hệ số miss . Hệ số miss của cache lệnh thấp hơn nhiều so với cache dữ liệu 8KB cache lệnh có hệ số miss tăng kích thước cache lệnh không giảm miss hiệu quả. 8KB cache dữ liệu có hệ số miss tăng kích thước cache dữ liệu lên 32 lần, hệ số miss giảm 25% (từ 4% xuống 3%). GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 61 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 KÍCH THƯỚC CACHE Kích thước cache lớn: . Có thể lưu trữ nhiều khối dữ liệu trong bộ nhớ hơn . Giảm tần suất trao đổi các khối dữ liệu của chương trình khác nhau giữa bộ nhớ và cache . Cache lớn chậm hơn cache nhỏ: • Tìm kiếm vị trí bộ nhớ trong không gian lớn hơn . Xu hướng: cache càng ngày càng lớn • Hỗ trợ đa nhiệm (multi-tasking ) tốt hơn • Hỗ trợ tốt hơn cho xử lý song song • Hỗ trợ tốt hơn cho các hệ thống CPU đa nhân GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH 62 www.ptit.edu.vn Trang 62 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 31
- 6/25/2014 CACHE NHIỀU MỨC Nâng cao hiệu năng hệ thống vì cache nhiều mức có thể dung hòa tốc độ của CPU và MEM tốt hơn cache một mức CPU L1 L2 L3 Main memory 1ns 5ns 15ns 30ns 60ns 1ns 5ns 60ns Thực tế, cache thường có 2 mức: L1 và L2. Một số cache có 3 mức: L1, L2 và L3 Giảm giá thành hệ thống nhớ GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 63 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 PHÂN CHIA CACHE Cache có thể được chia thành cache lệnh và cache dữ liệu để hiệu năng tốt hơn vì: . Dữ liệu và lệnh khác nhau về tính cục bộ • Dữ liệu có tính chất cục bộ về thời gian hơn • Lệnh có tính chất cục bộ về không gian hơn . Cache lệnh chỉ hỗ trợ thao tác đọc còn cache dữ liệu hỗ trợ cả 2 thao tác đọc ghi Dễ tối ưu cache hơn . Hỗ trợ nhiều thao tác đọc/ ghi cùng lúc => giảm xung đột tài nguyên . Kết hợp các chức năng khác như giải mã trước lệnh vào trong cache lệnh => xử lý lệnh tốt hơn GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 64 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 32
- 6/25/2014 PHÂN CHIA CACHE Trong thực tế, hầu hết cache L1 được chia thành 2 phần: . I_cache (Instruction cache): cache lệnh . D_cache (data cache): cache dữ liệu. Các cache mức cao hơn không được chia . Chia cache L1 có lợi ích cao nhất vì nó gần CPU nhất. CPU đọc/ ghi trực tiếp lên cache L1. Cache L1 cần hỗ trợ nhiều lệnh truy nhập đồng thời và các biện pháp tối ưu hóa . Chia các cache mức cao hơn không đem lại hiệu quả cao và làm phức tạp trong hệ thống điều khiển cache GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 65 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 6. BỘ NHỚ NGOÀI Đĩa từ: . FDD . HDD Đĩa quang . CD . DVD RAID GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 66 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 33
- 6/25/2014 GIỚI THIỆU VỀ ĐĨA TỪ Đĩa từ là các phương tiện lưu trữ: . Thiết bị lưu trữ thông tin kiểu ổn định . Thiết bị lưu trữ lớn . Dựa trên các nguyên lý từ và vật liệu sắt từ phủ mặt đĩa để lưu thông tin . Thường dưới dạng đĩa nhựa hoặc kim loại Các kiểu đĩa từ . Đĩa mềm (FD: Floppy Disk): làm bằng plastic, dung lượng nhỏ, tốc độ chậm, dễ hỏng • Sử dụng ổ đĩa mềm (FDD: Floppy Disk Drive) để đọc ghi đĩa mềm . Đĩa cứng (HD: Hard Disk): thường làm bằng kim loại, dung lượng lớn, tốc độ cao • Thường được gắn với ổ đĩa trong một hộp kín bảo vệ GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 67 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 ĐĨA MỀM VÀ Ổ ĐĨA 1 5 /2 inches disk and drive (1.2MB) GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 68 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 34
- 6/25/2014 ĐĨA MỀM VÀ Ổ ĐĨA 1 3 /2 inches disk and drive (1.44MB) GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 69 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Ổ ĐĨA CỨNG GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 70 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 35
- 6/25/2014 Ổ ĐĨA CỨNG GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 71 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 CẤU TẠO ĐĨA CỨNG Đĩa từ (Disks): . HDD có thể có thể gồm một hoặc nhiều đĩa kim loại được lắp đồng trục (đặt trên cùng một trục quay) . Đĩa thường phẳng và được chế tạo bằng nhôm hoặc thủy tinh . Lớp bột từ tính phủ trên mặt đĩa để lưu trữ thông tin rất mỏng, chỉ khoảng 10 – 20nm • Oxide sắt 3 (Fe2O3) được sử dụng trong các HDD cũ • Trong HDD hiện tại, sử dụng hợp kim coban và sắt . Một đĩa có 2 mặt (side): mặt 0 và 1 GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 72 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 36
- 6/25/2014 CẤU TẠO ĐĨA CỨNG GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 73 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Ổ ĐĨA CỨNG Đầu từ (head): . Được sử dụng để đọc và ghi thông tin trên bề mặt đĩa . Đầu từ không tiếp xúc mà chỉ “bay” trên bề mặt đĩa . Số lượng đầu từ của mỗi ổ đĩa thường rất khác nhau: 4, 8, 12, 16, 24, 32, 64, Rãnh (tracks): . Là các đường tròn đồng tâm trên bề măt đĩa . Được đánh số từ ngoài (0) vào trong . Có hàng nghìn rãnh trên bề mặt 31/2 HDD GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 74 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 37
- 6/25/2014 Ổ ĐĨA CỨNG Cylinder (mặt trụ): . Gồm tập các rãnh ở cùng vị trí đầu từ Sector (cung): . Là một phần của rãnh . Thông thường là 512 byte . Là đơn vị quản lý nhỏ nhất của đĩa Các tham số HDD quan trọng để tính dung lượng: . Số lượng cylinder (C) . Số lượng đầu từ (H) . Số lượng sector/ rãnh (S) . Dung lượng = C x H x S x 512 (byte) GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 75 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 ĐỊNH DẠNG ĐĨA CỨNG Đĩa cứng có thể được định dạng theo 2 mức: . Định dạng mức thấp (low level format): • Do BIOS thực hiện • Là quá trình gán địa chỉ (ID) cho các sector vật lý • Đĩa cứng phải được định dạng ở mức thấp trước khi sử dụng (tiếp tục với format mức cao) • Các HDD hiện đại thường được định dạng mức thấp bởi nhà sản xuất . Định dạng mức cao (high level format): • Do hệ điều hành thực hiện • Là quá trình gán địa chỉ cho các sector logic và tạo hệ thống file • HDD cũng phải được định dạng ở mức cao trước khi được sử dụng để lưu thông tin GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 76 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 38
- 6/25/2014 GIỚI THIỆU VỀ ĐĨA QUANG Đĩa quang hoạt động dựa trên các nguyên lý quang học . Đĩa được tạo bằng plastic . Một lớp nhôm rất mỏng được đặt trên một mặt của đĩa để phản xạ tia laser . Mặt đĩa được “khắc” rãnh và mức lõm của rãnh (các mẫu pit và land) được sử dụng để biểu diễn các bit thông tin Cách thức tạo CD-ROMs . Tạo bản CD/ DVD chủ chứa thông tin ở dạng “âm bản” . Sử dụng bản CD/DVD chủ này để “in” thông tin lên các CD/DVD trắng GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 77 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 ĐĨA QUANG GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 78 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 39
- 6/25/2014 NGUYÊN LÝ ĐỌC GHI THÔNG TIN TRONG CDROM Output signal Sensor Rotation Laser Diode mirror Beam spitter CD-ROM GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 79 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 NGUYÊN LÝ ĐỌC GHI THÔNG TIN TRONG CDROM Tia laser từ điốt phát laser đi qua bộ tách tia (beam splitter) đến gương quay (rotation mirror) Gương quay được điều khiển bởi tín hiệu đọc, lái tia laser đến vị trí cần đọc trên mặt đĩa Tia phản xạ từ mặt đĩa phản ánh mức lồi lõm trên mặt đĩa quay trở lại gương quay Gương quay chuyển tia phản xạ về bộ tách tia và sau đó tới bộ cảm biến quang điện (sensor) Bộ cảm biến quang điện chuyển đổi tia laser phản xạ thành tín hiệu đầu ra. Cường độ tia laser được biểu diễn thành mức tín hiệu ra GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 80 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 40
- 6/25/2014 CÁC LOẠI ĐĨA QUANG CD (Compact Disk) . CD-ROM: Read Only CD . CD-R: Recordable CD: ghi 1 lần . CD-RW: Rewritable CD: ghi lại DVD (Digital Video Disk) . DVD-ROM: Read Only DVD . DVD-R: Recordable DVD . DVD-RW: Rewritable DVD . HD-DVD: High-density DVD . Blu-ray DVD: Ultra-high density DVD GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 81 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 ĐĨA CD (Compact disk) Dung lượng tối đa là 700 MB Sử dụng tia laser hồng ngoại có bước sóng 780nm Tốc độ truyền dữ liệu: . Tốc độ cơ sở: 150KB/s . Tốc độ thực tế: hệ số nhân x tốc độ cơ sở: • 4x = 4 x 150KB/s = 600KB/s • 50x = 50 x 150KB/s = 7500KB/s GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 82 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 41
- 6/25/2014 ĐĨA CD – R (Recordable) GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 83 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 ĐĨA CD - R CD – R tương tự như đĩa CD Sự khác nhau: . Có thêm 1 lớp gọi là “màu hữu cơ” (“organic dye” )ở giữa lớp plastic và lớp phản xạ . Tia laser đã được điều chế được dùng để “đốt” lớp hữu cơ, tạo ra các mức lồi lõm khác nhau trên lớp này để lưu thông tin . CD – R chỉ có thể ghi 1 lần GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 84 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 42
- 6/25/2014 ĐĨA CD - RW CD – RW tương tự như CD – R Sự khác nhau: . Lớp “hữu cơ” được thay thế bằng một lớp bán kim loại đặt trong chân không(semi-metal alloy vacuum) . Lớp bán kim loại có thể được “đốt” lại khoảng1000 lần (theo lý thuyết) GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 85 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 ĐĨA DVD Dung lượng tối đa khoảng 4.7GB với đĩa 1 mặt và 8.5GB cho đĩa 2 mặt Sử dụng tia laser hồng ngoại bước sóng 650nm Tốc độ truyền dữ liệu: . Tốc độ cơ sở: 1350 KB/s . Tốc độ thực sự: hệ số nhân x tốc độ cơ sở • 4 x = 4 x 1350 = 5400 KB/s • 16 x = 16 x 1350 = 21600 KB/s GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 86 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 43
- 6/25/2014 MẬT ĐỘ ĐĨA DVD SO VỚI ĐĨA CD GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 87 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 MẬT ĐỘ ĐĨA DVD SO VỚI ĐĨA CD GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 88 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 44
- 6/25/2014 DVD-R, RW, HD VÀ Blu-ray DVD DVD-R tương tự như CD-R nhưng bước sóng laser ngắn hơn (650nm) DVD-RW tương tự như CD-RW nhưng bước sóng ngắn hơn (650nm) HD DVD (High-Definition/Density DVD) được phát minh bởi Toshiba: . Sử dụng tia laser xanh với bước sóng ngắn hơn . Dung lượng: 15GB cho 1 lớp, 30 GB 2 lớp Blu-ray disc: phát minh bởi Sony . Sử dụng laser bước sóng 405 nm . 25GB 1 lớp GIẢNG VIÊN: THS NGUYỄN THỊ NGỌC VINH www.ptit.edu.vn Trang 89 BỘ MÔN: KHOA HỌC MÁY TÍNH – KHOA CNTT1 Gfdsfd 45