Bài giảng Kỹ thuật vi xử lý - Chương 3: Bộ vi xử lý intel 8088 - Dư Thanh Bình
Bạn đang xem 20 trang mẫu của tài liệu "Bài giảng Kỹ thuật vi xử lý - Chương 3: Bộ vi xử lý intel 8088 - Dư Thanh Bình", để tải tài liệu gốc về máy bạn click vào nút DOWNLOAD ở trên
Tài liệu đính kèm:
- bai_giang_ky_thuat_vi_xu_ly_chuong_3_bo_vi_xu_ly_intel_8088.ppt
Nội dung text: Bài giảng Kỹ thuật vi xử lý - Chương 3: Bộ vi xử lý intel 8088 - Dư Thanh Bình
- KỸ THUẬT VI XỬ LÝ Microprocessors Dư Thanh Bình Bộ môn KTMT - Khoa CNTT Trường ĐH Bách Khoa Hà Nội
- Lưu ý của tác giả § Không được tự ý sao chép hay quảng bá bài giảng này nếu chưa được sự đồng ý của tác giả. § Địa chỉ liên hệ của tác giả: Dư Thanh Bình Bộ môn Kỹ thuật Máy tính Khoa Công nghệ Thông tin Trường Đại học Bách Khoa Hà Nội Tel: 8696125 – Mobile: 0979859568 Email: binhdt.ktmt@gmail.com binhdt@it-hut.edu.vn Copyright (c) 1/2007 by DTB 2
- Nội dung của môn học § Chương 1: Máy tính và hệ vi xử lý § Chương 2: Biểu diễn thông tin trong máy tính § Chương 3: Bộ vi xử lý Intel 8088 § Chương 4: Lập trình hợp ngữ với 8088 § Chương 5: Nối ghép 8088 với bộ nhớ § Chương 6: Nối ghép 8088 với hệ thống vào-ra Copyright (c) 1/2007 by DTB 3
- Kỹ thuật Vi xử lý Chương 3 BỘ VI XỬ LÝ INTEL 8088 Dư Thanh Bình Bộ môn Kỹ thuật Máy tính, Viện Công nghệ Thông tin và TT Trường Đại học Bách Khoa Hà Nội Copyright (c) 1/2007 by DTB 4
- Nội dung chương 2 1. Cấu trúc bên trong của 8088 2. Mô hình lập trình của 8088 3. Các thanh ghi đoạn và phân đoạn bộ nhớ 4. Đoạn lệnh và thanh ghi con trỏ lệnh 5. Stack và các thanh ghi BP, SP 6. Các đoạn dữ liệu và các thanh ghi SI, DI, BX 7. Các thanh ghi AX, BX, CX, DX 8. Thanh ghi cờ 9. Tập lệnh và các chế độ địa chỉ Copyright (c) 1/2007 by DTB 5
- Bộ vi xử lý 8088/8086 § Hai BXL 8088 và 8086 có cấu tạo tương tự nhau, điểm khác nhau cơ bản là: 8088: Bus dữ liệu ngoài là 8 bit 8086: Bus dữ liệu ngoài là 16 bit § Hệ thống máy tính dùng 8088 chậm hơn 8086 nhưng có giá thành rẻ hơn (do dùng bus dữ liệu ngoài 8 bit nên giảm được khá nhiều chip ghép nối và bổ trợ). § Hãng IBM đã sử dụng 8088 để thiết kế máy IBM- PC (1981). Copyright (c) 1/2007 by DTB 6
- 1. Cấu trúc bên trong của 8088 Copyright (c) 1/2007 by DTB 7
- Cấu trúc bên trong của 8088 § Gồm 2 phần: Đơn vị nối ghép bus (Bus Interface Unit – BIU) Đơn vị thực hiện (Execution Unit – EU) § Hai phần này có thể hoạt động đồng thời: trong khi EU đang thực hiện lệnh trước thì BIU đã tìm và nhận lệnh tiếp theo từ bộ nhớ chính. Copyright (c) 1/2007 by DTB 8
- Bus Interface Unit - BIU § Bao gồm: Các thanh ghi đoạn Con trỏ lệnh Mạch tạo địa chỉ và điều khiển bus Hàng đợi lệnh (8088: 4 Byte, 8086: 6 Byte) § Nhiệm vụ: Tạo và phát địa chỉ Nhận lệnh từ bộ nhớ Trao đổi dữ liệu với bộ nhớ chính và cổng vào-ra Phát tín hiệu điều khiển bộ nhớ và mạch vào-ra Nhận các tín hiệu yêu cầu từ bên ngoài Copyright (c) 1/2007 by DTB 9
- Execution Unit – EU § Gồm: Các thanh ghi chung Các thanh ghi đệm Đơn vị số học và logic (ALU) Khối giải mã lệnh § Nhiệm vụ: Giải mã lệnh Thực hiện lệnh Copyright (c) 1/2007 by DTB 10
- Nội dung chương 2 1. Cấu trúc bên trong của 8088 2. Mô hình lập trình của 8088 3. Các thanh ghi đoạn và phân đoạn bộ nhớ 4. Đoạn lệnh và thanh ghi con trỏ lệnh 5. Stack và các thanh ghi BP, SP 6. Các đoạn dữ liệu và các thanh ghi SI, DI, BX 7. Các thanh ghi AX, BX, CX, DX 8. Thanh ghi cờ 9. Tập lệnh và các chế độ địa chỉ Copyright (c) 1/2007 by DTB 11
- 2. Mô hình lập trình của 8088 § Là mô hình mà người lập trình có thể can thiệp được. § Bao gồm: Tập thanh ghi Không gian nhớ Không gian vào-ra Các kiểu dữ liệu Copyright (c) 1/2007 by DTB 12
- Tập thanh ghi § 4 thanh ghi đoạn: CS (Code Segment): thanh ghi đoạn lệnh DS (Data Segment): thanh ghi đoạn dữ liệu SS (Stack Segment): thanh ghi đoạn ngăn xếp ES (Extra Segment): thanh ghi đoạn dữ liệu phụ § 3 thanh ghi con trỏ: IP (Instruction Pointer): thanh ghi con trỏ lệnh SP (Stack Pointer): con trỏ ngăn xếp BP (Base Pointer): thanh ghi con trỏ cơ sở § 4 thanh ghi dữ liệu: AX (Accumulator): thanh chứa - thanh ghi tích lũy BX (Base): thanh ghi cơ sở CX (Count): thanh ghi đếm DX (Data): thanh ghi dữ liệu Mỗi thanh ghi này đều có thể được chia ra thành 2 nửa có khả năng sử dụng độc lập. § Thanh ghi cờ Copyright (c) 1/2007 by DTB 13
- Tập thanh ghi (tiếp) Copyright (c) 1/2007 by DTB 14
- Không gian nhớ § 8088 có bus địa chỉ 20 bit KGĐCBN = 220 byte = 1MB. § 8088 có khả năng truy nhập bộ nhớ theo: Từng byte Từng word: truy nhập theo 2 byte có địa chỉ liên tiếp § 8088 lưu trữ thông tin trong bộ nhớ chính theo kiểu đầu nhỏ (Little-endian) 00000h 00001h FFFFFh Copyright (c) 1/2007 by DTB 15
- Không gian vào-ra § 8088 có khả năng quản lý không gian vào-ra 64 KB = 216 Byte, do đó sẽ phải phát ra 16 bit địa chỉ để tìm cổng vào-ra tương ứng trên các chân địa chỉ từ A0 đến A15. § Trong trường hợp phát ra 8 bit địa chỉ từ A0 đến A7 để xác định một cổng vào-ra thì sẽ quản lý được 256 cổng vào-ra. Copyright (c) 1/2007 by DTB 16
- Các kiểu dữ liệu § Kiểu dữ liệu số nguyên, gồm 2 loại: Không dấu: § 8 bit (1 byte), biểu diễn các số từ 0 đến 255 § 16 bit (2 byte), biểu diễn các số từ 0 đến 65535 Có dấu: § 8 bit (1 byte), biểu diễn các số từ -128 đến 127 § 16 bit (2 byte), biểu diễn các số từ -32768 đến 32767 § Kiểu dữ liệu số BCD, gồm 2 dạng: dạng nén và dạng không nén. § Mã ASCII: tổ chức theo từng byte, theo mã 8 bit. Copyright (c) 1/2007 by DTB 17
- Nội dung chương 2 1. Cấu trúc bên trong của 8088 2. Mô hình lập trình của 8088 3. Các thanh ghi đoạn và phân đoạn bộ nhớ 4. Đoạn lệnh và thanh ghi con trỏ lệnh 5. Stack và các thanh ghi BP, SP 6. Các đoạn dữ liệu và các thanh ghi SI, DI, BX 7. Các thanh ghi AX, BX, CX, DX 8. Thanh ghi cờ 9. Tập lệnh và các chế độ địa chỉ Copyright (c) 1/2007 by DTB 18
- 3. Các th.ghi đoạn và phân đoạn BN § 8088 có 4 thanh ghi đoạn 16 bit, do đó tại một thời điểm, 8088 chỉ làm việc được với 4 đoạn nhớ: CS (Code Segment): quản lý đoạn lệnh SS (Stack Segment): quản lý đoạn ngăn xếp DS (Data Segment): quản lý đoạn dữ liệu ES (Extra Data Segment): quản lý đoạn dữ liệu phụ § 8088 phát ra một địa chỉ của ngăn nhớ = 20 bit, do đó không gian nhớ của nó là 1 MB (=220 Byte) § Các thanh ghi bên trong 8088 đều có độ dài là 16 bit. Copyright (c) 1/2007 by DTB 19
- Các thanh ghi đoạn Copyright (c) 1/2007 by DTB 20
- Phân đoạn bộ nhớ § Intel chia không gian nhớ của 8088 thành các đoạn nhớ (segment) có dung lượng 64 KB =216 Byte § Địa chỉ đầu của mỗi đoạn nhớ chia hết cho 16, do đó địa chỉ đầu của một đoạn nào đó sẽ có dạng: xxxx0h (x là chữ số Hexa bất kỳ). § Để quản lý địa chỉ đầu của một đoạn nhớ chỉ cần lưu trữ 4 số Hexa (16 bit cao), đây gọi là địa chỉ đoạn. VD: nếu địa chỉ đoạn là 1234h thì địa chỉ vật lý của đầu đoạn nhớ đó là 12340h Copyright (c) 1/2007 by DTB 21
- Phân đoạn bộ nhớ (tiếp) § Giả sử có một đoạn nhớ xác định (dung lượng tối đa = 64 KB), để xác định 1 byte nhớ cụ thể trong đoạn đó, cần biết khoảng cách (offset – độ lệch) giữa byte nhớ đó so với ngăn nhớ đầu đoạn. § Địa chỉ logic có dạng: Địa chỉ đoạn (16 bit): offset (16 bit) § Địa chỉ vật lý (20 bit) = địa chỉ đoạn * 10h + offset § Ví dụ: Có địa chỉ logic 1234h:0076h địa chỉ vật lý = 1234h * 10h + 0076h = 123B6h § Người lập trình chỉ lập trình với địa chỉ logic, còn việc chuyển sang địa chỉ vật lý là do bộ vi xử lý thực hiện. Copyright (c) 1/2007 by DTB 22
- Phân đoạn bộ nhớ (tiếp) § Địa chỉ đoạn: xxxxh Địa chỉ vật lý đầu đoạn: xxxx0h Địa chỉ vật lý cuối đoạn: xxxx0h + FFFFh § Địa chỉ đoạn do các thanh ghi đoạn quản lý. § Địa chỉ offset do các thanh ghi IP, BX, BP, SP, SI, DI quản lý. § Với một địa chỉ vật lý, có thể tìm ra nhiều địa chỉ logic khác nhau. § Ví dụ: 00070h = 0000h:0070h = 0001h:0060h = 0002h:0050h Copyright (c) 1/2007 by DTB 23
- Nội dung chương 2 1. Cấu trúc bên trong của 8088 2. Mô hình lập trình của 8088 3. Các thanh ghi đoạn và phân đoạn bộ nhớ 4. Đoạn lệnh và thanh ghi con trỏ lệnh 5. Stack và các thanh ghi BP, SP 6. Các đoạn dữ liệu và các thanh ghi SI, DI, BX 7. Các thanh ghi AX, BX, CX, DX 8. Thanh ghi cờ 9. Tập lệnh và các chế độ địa chỉ Copyright (c) 1/2007 by DTB 24
- 4. Đoạn lệnh và thanh ghi con trỏ lệnh § Thanh ghi CS sẽ xác định đoạn lệnh. § Đoạn lệnh dùng để chứa lệnh của chương trình. Bộ vi xử lý sẽ nhận lần lượt từng lệnh ở đây để giải mã và thực hiện. § Thanh ghi IP (con trỏ lệnh) chứa địa chỉ offset của lệnh tiếp theo sẽ được nhận vào. CS:IP chứa địa chỉ logic của lệnh tiếp theo sẽ được nhận vào. Copyright (c) 1/2007 by DTB 25
- Nội dung chương 2 1. Cấu trúc bên trong của 8088 2. Mô hình lập trình của 8088 3. Các thanh ghi đoạn và phân đoạn bộ nhớ 4. Đoạn lệnh và thanh ghi con trỏ lệnh 5. Stack và các thanh ghi BP, SP 6. Các đoạn dữ liệu và các thanh ghi SI, DI, BX 7. Các thanh ghi AX, BX, CX, DX 8. Thanh ghi cờ 9. Tập lệnh và các chế độ địa chỉ Copyright (c) 1/2007 by DTB 26
- 5. Stack và các thanh ghi SP, BP § Stack (ngăn xếp): vùng nhớ tổ chức theo cơ chế LIFO, dùng để cất giữ thông tin và có thể khôi phục lại. § Đoạn Stack được quản lý nhờ thanh ghi SS. § Thông tin được trao đổi với Stack theo word (16 bit). § SP chứa địa chỉ offset của ngăn nhớ đỉnh Stack Nếu cất thêm một thông tin vào Stack thì nội dung của SP giảm đi 2 Nếu lấy ra một thông tin của Stack thì nội dung của SP tăng lên 2 Nếu Stack rỗng thì SP trở vào đáy Stack SS:SP chứa địa chỉ logic của ngăn nhớ đỉnh Stack § BP là thanh ghi chứa địa chỉ offset của một ngăn nhớ nào đó trong Stack địa chỉ logic của ngăn nhớ đó là SS:BP Copyright (c) 1/2007 by DTB 27
- Nội dung chương 2 1. Cấu trúc bên trong của 8088 2. Mô hình lập trình của 8088 3. Các thanh ghi đoạn và phân đoạn bộ nhớ 4. Đoạn lệnh và thanh ghi con trỏ lệnh 5. Stack và các thanh ghi BP, SP 6. Các đoạn dữ liệu và các thanh ghi SI, DI, BX 7. Các thanh ghi AX, BX, CX, DX 8. Thanh ghi cờ 9. Tập lệnh và các chế độ địa chỉ Copyright (c) 1/2007 by DTB 28
- 6. Các đoạn dl và các th.ghi SI, DI, BX § DS: quản lý một đoạn dữ liệu 64 KB § ES: quản lý một đoạn dữ liệu phụ 64 KB § Offset sẽ được xác định bởi nội dung của các thanh ghi SI, DI, BX. § Sự khác nhau giữa chương trình kiểu EXE và COM: Trong chương trình EXE: CS, DS và SS quản lý 3 đoạn nhớ khác nhau. Nghĩa là : CS SS DS. Trong chương trình COM: CS, DS và SS có thể quản lý chung một đoạn nhớ (không lớn hơn 64 KB). Nghĩa là CS = DS = SS. Copyright (c) 1/2007 by DTB 29
- Nội dung chương 2 1. Cấu trúc bên trong của 8088 2. Mô hình lập trình của 8088 3. Các thanh ghi đoạn và phân đoạn bộ nhớ 4. Đoạn lệnh và thanh ghi con trỏ lệnh 5. Stack và các thanh ghi BP, SP 6. Các đoạn dữ liệu và các thanh ghi SI, DI, BX 7. Các thanh ghi AX, BX, CX, DX 8. Thanh ghi cờ 9. Tập lệnh và các chế độ địa chỉ Copyright (c) 1/2007 by DTB 30
- 7. Các thanh ghi AX, BX, CX, DX § AX, BX, CX, DX là các thanh ghi 16 bit § AH, AL, BH, BL, CH, CL, DH, DL là các thanh ghi 8 bit § Chức năng chung: chứa dữ liệu tạm thời § Chức năng riêng: AX: . Dùng cho lệnh nhân chia theo word . Dùng cho vào ra theo word AL: . Dùng cho lệnh nhân chia theo byte . Dùng cho vào ra theo byte . Dùng cho các lệnh số học với số BCD AH: . Dùng cho các lệnh nhân chia theo byte BX: . Dùng để chứa địa chỉ cơ sở CX: . Dùng để chứa số lần lặp của lệnh LOOP và các lệnh xử lý xâu ký tự CL: . Dùng để chứa số lần dịch của lệnh dịch, lệnh quay DX: . Dùng cho lệnh nhân chia theo word . Dùng chứa địa chỉ cổng vào ra Copyright (c) 1/2007 by DTB 31
- Nội dung chương 2 1. Cấu trúc bên trong của 8088 2. Mô hình lập trình của 8088 3. Các thanh ghi đoạn và phân đoạn bộ nhớ 4. Đoạn lệnh và thanh ghi con trỏ lệnh 5. Stack và các thanh ghi BP, SP 6. Các đoạn dữ liệu và các thanh ghi SI, DI, BX 7. Các thanh ghi AX, BX, CX, DX 8. Thanh ghi cờ 9. Tập lệnh và các chế độ địa chỉ Copyright (c) 1/2007 by DTB 32
- 8. Thanh ghi cờ § Bao gồm: Các cờ phép toán: biểu thị trạng thái của kết quả phép toán. Các cờ điều khiển: đặt chế độ làm việc cho bộ vi xử lý. Copyright (c) 1/2007 by DTB 33
- Các cờ phép toán § Cờ ZF (Zero - cờ không/cờ rỗng): Được thiết lập (= 1) nếu kết quả phép toán bằng 0 và ngược lại sẽ bị xóa (=0) nếu kết quả phép toán khác 0. § Cờ SF (Sign - cờ dấu): Được thiết lập nếu kết quả phép toán nhỏ hơn 0 và bị xoá nếu kết quả phép toán lớn hơn hoặc bằng 0. § Cờ CF (Carry - cờ nhớ): Nếu phép cộng có nhớ ra khỏi bit cao nhất hay phép toán trừ có mượn ra khỏi bit cao nhất thì CF được thiết lập (báo tràn với số nguyên không dấu). § Cờ OF (Overflow - cờ tràn): Nếu cộng 2 số cùng dấu mà kết quả có dấu ngược lại thì OF được thiết lập (báo tràn với số nguyên có dấu). § Cờ PF (Parity - cờ kiểm tra chẵn lẻ): Nếu tổng số bit 1 của kết quả là chẵn thì cờ PF được thiết lập. § Cờ AF (Auxiliary - cờ nhớ phụ): Nếu phép cộng có nhớ từ bit 3 sang bit 4 hoặc phép trừ có mượn từ bit 3 sang bit 4 thì cờ AF được thiết lập. Copyright (c) 1/2007 by DTB 34
- Các cờ điều khiển § Cờ TF (Trap - cờ bẫy): Nếu TF = 1 thì bộ vi xử lý hoạt động theo chế độ thực hiện từng lệnh (chế độ gỡ rối chương trình). § Cờ IF (Interrupt - cờ ngắt): Nếu IF = 1 thì bộ vi xử lý cho phép ngắt với yêu cầu ngắt đưa đến chân tín hiệu INTR (Interrupt Request) của bộ vi xử lý. Nếu IF = 0 thì cấm ngắt. § Cờ DF (Director - cờ hướng): chỉ hướng xử lý xâu ký tự. Nếu DF = 0, xử lý từ trái sang phải. Nếu DF = 1, xử lý từ phải sang trái. Copyright (c) 1/2007 by DTB 35
- Nội dung chương 2 1. Cấu trúc bên trong của 8088 2. Mô hình lập trình của 8088 3. Các thanh ghi đoạn và phân đoạn bộ nhớ 4. Đoạn lệnh và thanh ghi con trỏ lệnh 5. Stack và các thanh ghi BP, SP 6. Các đoạn dữ liệu và các thanh ghi SI, DI, BX 7. Các thanh ghi AX, BX, CX, DX 8. Thanh ghi cờ 9. Tập lệnh và các chế độ địa chỉ Copyright (c) 1/2007 by DTB 36
- 9. Tập lệnh và các chế độ địa chỉ § Tập lệnh: Tập lệnh của 8088 có khoảng 120 lệnh, chia thành các nhóm như sau: Các lệnh chuyển dữ liệu (copy) Các lệnh số học Các lệnh logic, dịch, quay Các lệnh xử lý xâu dữ liệu (string) Các lệnh điều khiển hệ thống Các lệnh chuyển điều khiển (rẽ nhánh) Các lệnh xử lý đặc biệt Các lệnh vào-ra trực tiếp Copyright (c) 1/2007 by DTB 37
- Các lệnh chuyển dữ liệu Copyright (c) 1/2007 by DTB 38
- Các lệnh chuyển dữ liệu (tiếp) Copyright (c) 1/2007 by DTB 39
- Các lệnh số học Copyright (c) 1/2007 by DTB 40
- Các lệnh số học (tiếp) Copyright (c) 1/2007 by DTB 41
- Các lệnh số học (tiếp) Copyright (c) 1/2007 by DTB 42
- Các lệnh logic Copyright (c) 1/2007 by DTB 43
- Các lệnh logic (tiếp) Copyright (c) 1/2007 by DTB 44
- Các lệnh xử lý chuỗi Copyright (c) 1/2007 by DTB 45
- Các lệnh chuyển điều khiển Copyright (c) 1/2007 by DTB 46
- Các lệnh chuyển điều khiển (tiếp) Copyright (c) 1/2007 by DTB 47
- Các lệnh chuyển điều khiển (tiếp) Copyright (c) 1/2007 by DTB 48
- Các lệnh chuyển điều khiển (tiếp) Copyright (c) 1/2007 by DTB 49
- Các lệnh điều khiển hệ thống Copyright (c) 1/2007 by DTB 50
- Chú thích Copyright (c) 1/2007 by DTB 51
- Tập lệnh và các chế độ địa chỉ (tiếp) § Các chế độ địa chỉ (Addressing modes): Chế độ địa chỉ là cách xác định toán hạng của lệnh Toán hạng gồm: toán hạng nguồn và toán hạng đích § Họ Intel x86: nếu trong lệnh có 2 toán hạng thì toán hạng đích được viết ở bên trái. Toán hạng có thể là: § Hằng số (được cho ngay trong lệnh) § Nội dung của thanh ghi (trong lệnh cần cho biết tên thanh ghi) § Nội dung của ngăn nhớ § Nội dung của cổng vào-ra Copyright (c) 1/2007 by DTB 52
- Các chế độ địa chỉ § Chế độ địa chỉ tức thì: Toán hạng là một giá trị hằng số nằm ngay trong lệnh. Ví dụ: MOV CX, 5 ; nạp giá trị 5 vào thanh ghi CX MOV 5, CX ; chú ý: không tồn tại lệnh này !!! § Chế độ địa chỉ thanh ghi: Toán hạng là nội dung của 1 thanh ghi mà tên thanh ghi được cho biết ở trong lệnh. Ví dụ: MOV AX, BX ; chuyển nội dung của BX vào AX Copyright (c) 1/2007 by DTB 53
- Các chế độ địa chỉ (tiếp) § Chế độ địa chỉ trực tiếp: Toán hạng là nội dung của ngăn nhớ mà địa chỉ của ngăn nhớ đó được cho ở trong lệnh. Ví dụ: MOV AX, [1234h] ; khác với MOV AX, ES:[1234h] § 1234h là địa chỉ offset của ngăn nhớ § Nếu không chỉ định địa chỉ đoạn thì ngầm định thanh ghi đoạn tương ứng là DS § Lệnh này chuyển 1 word nằm trong bộ nhớ bắt đầu từ địa chỉ DS:1234h vào thanh ghi AX Copyright (c) 1/2007 by DTB 54
- Minh họa chế độ địa chỉ trực tiếp Copyright (c) 1/2007 by DTB 55
- Các chế độ địa chỉ (tiếp) § Chế độ địa chỉ gián tiếp qua thanh ghi: Toán hạng là nội dung của ngăn nhớ có địa chỉ offset nằm trong 1 trong các thanh ghi sau: BX, SI, DI. Chú ý: nếu không chỉ định địa chỉ đoạn thì ngầm định thanh ghi đoạn tương ứng là DS. Ví dụ: MOV AL, [SI] ; tương đương MOV AL, DS:[SI] Lệnh này chuyển 1 byte nhớ ở địa chỉ DS:SI vào thanh ghi AL Copyright (c) 1/2007 by DTB 56
- Minh họa Copyright (c) 1/2007 by DTB 57
- Các chế độ địa chỉ (tiếp) § Chế độ địa chỉ tương đối cơ sở: Toán hạng là nội dung của ngăn nhớ có địa chỉ offset bằng tổng nội dung của một thanh ghi cơ sở (BX hoặc BP) + hằng số. Nếu không chỉ định thanh ghi đoạn thì ngầm định thanh ghi đoạn đó là: § DS nếu thanh ghi cơ sở là BX § SS nếu thanh ghi cơ sở là BP Ví dụ: MOV AL, [BX+3] ; tương đương MOV AL, [BX]+3 ; tương đương MOV AL, 3[BX] Copyright (c) 1/2007 by DTB 58
- Minh họa Copyright (c) 1/2007 by DTB 59
- Các chế độ địa chỉ (tiếp) § Chế độ địa chỉ tương đối chỉ số: Toán hạng là nội dung của ngăn nhớ có địa chỉ offset bằng tổng nội dung của một thanh ghi chỉ số (SI hoặc DI) + hằng số. Nếu không chỉ định thanh ghi đoạn thì ngầm định thanh ghi đoạn đó là DS. Ví dụ: MOV AX, [SI+3] ; tương đương MOV AX, [SI]+3 ; tương đương MOV AX, 3+[SI] ; tương đương MOV AX, 3[SI] Copyright (c) 1/2007 by DTB 60
- Minh họa Copyright (c) 1/2007 by DTB 61
- Các chế độ địa chỉ (tiếp) § Chế độ địa chỉ tương đối chỉ số cơ sở: Toán hạng là ngăn nhớ có địa chỉ offset bằng tổng của nội dung một thanh ghi cơ sở (BX, BP) với một thanh ghi chỉ số (SI, DI) và một hằng số. Ví dụ: MOV AL, [BX][SI]+4 ; MOV AL, [BX+SI+4] Copyright (c) 1/2007 by DTB 62
- Tổng kết chế độ địa chỉ Copyright (c) 1/2007 by DTB 63
- Các cặp thanh ghi đoạn:lệch ngầm định Copyright (c) 1/2007 by DTB 64
- Kỹ thuật Vi xử lý HẾT CHƯƠNG 3 Copyright (c) 1/2007 by DTB 65